Электроника для дома

         

Высоконадежный цифровой замок


D. Platteter.
Центр военно-морского вооружения (Крейн, шт. Индиана)

Никакие ухищрения не помогут взломщику открыть описываемый ниже 15-разрядный цифровой замок с электронной блокировкой. При подборе со скоростью одна комбинация за 10 с потребуется около 1,5 млн. лет для случайного отыскания правильного кода.

Работа потенциального взломщика еще более усложняется благодаря тому, что схема автоматически устанавливается в исходное состояние при вводе любой неверной комбинации. В этом случае требуется возобновить порядок набора, что делает невозможным использование какого-либо упорядоченного метода проб и ошибок. Схема содержит ППЗУ емкостью 512х4 бит, в котором кроме правильной можно разместить еще 32 комбинации, что позволит периодически менять шифр путем простого их переключения.

Схема сравнивает вводимую комбинацию последовательно цифра за цифрой с кодом, хранящимся в памяти, и, если шифр полностью правильно набран, устанавливает на выходе высокий ТТЛ-уровень. Перед набором необходимо нажать кнопку сброса, при этом схема устанавливается в состояние готовности к вводу первой цифры. Оператор также нажимает эту кнопку, если, по его мнению, сделана ошибка в наборе шифра.


Схема позволяет кодировать только восемь входов (сброс и семь чисел), поскольку каждое двоичное слово содержит 3 разряда. Однако удобно применить стандартный набор кнопок с цифрами от 0 до 9 и использовать одну, две и три свободные кнопки (в данном случае 0, 8 и 9) для сброса. В этом случае повышается степень секретности замка, поскольку только заранее осведомленный человек знает, какие кнопки используются для сброса.

RS-триггеры, собранные на счетверенных вентилях IC1-IC4, служат для подавления вибрации контактов в однополюсных кнопочных переключателях на два положения. Кодирование вводимых чисел осуществляется интегральной схемой IC5, которая представляет собой ППЗУ типа 5301 фирмы Monolithic Memories Inc. емкостью 256Х4 бит, запрограммированное в соответствии с истинностной таблицей (табл. 1).



Адреса Выход Примечания
Двоичные числа Десятичные числа
А7 А6 А5 А4 А3 А2 А1 А0 Q4 Q3 Q2 Q1
1 1 1 1 1 1 1 1 255 0 1 1 1 Ввод отсутствует
1 1 1 1 1 1 1 0 254 1 0 0 1 Ввод 1
1 1 1 1 1 1 0 1 253 1 0 1 0 Ввод 2
1 1 1 1 1 0 1 1 251 1 0 1 1 Ввод 3
1 1 1 1 0 1 1 1 247 1 1 0 0 Ввод 4
1 1 1 0 1 1 1 1 239 1 1 0 1 Ввод 5
1 1 0 1 1 1 1 1 223 1 1 1 0 Ввод 6
1 0 1 1 1 1 1 1 191 1 0 0 0 Ввод 7
0 1 1 1 1 1 1 1 127 1 1 1 1 Сброс
Все остальные адреса 1 1 1 1 Сброс при ошибке ввода
<
br> Указанная ИС была выбрана для упрощения процесса программирования, так как ее исходное состояние соответствует логической 1, и при выходном коде сброса 111 большинство адресных шин имеют потенциал логической 1. Код шифра программируется в памяти IС6, представляющей собой ППЗУ типа 5306 фирмы Monolithic Memories Inc. емкостью 512Х4 бит. Показанные на рисунке переключатели шифра устанавливают логические потенциалы на шинах пяти старших адресных разрядов (А4-A8), осуществляя выбор одной из 32 комбинаций. Дистанционно программируя пять указанных шин, можно временно закрывать доступ к замку лицам, знающим шифр, или менять комбинации с целью безопасности. Синхронизация схемы осуществляется при помощи двух ждущих мультивибраторов. При нажатии одной кнопки или их комбинации на выходе самого старшего разряда (Q4) памяти IC5, выполняющей функции преобразователя кодов, формируется высокий потенциал, которым запускается первый ждущий мультивибратор IС7. Передним фронтом его выходного потенциала Q двоичное слово с выхода памяти комбинаций IC6 записывается в промежуточное ЗУ, представляющее собой 4-разрядный программируемый двоичный счетчик. Спустя 375 нc передним фронтом потенциала Q на выходе мультивибратора IC7 запускается второй ждущий мультивибратор IC8. В течение 165 нc, когда на выходе мультивибратора IC8 присутствует высокий потенциал, 4-разрядный компаратор абсолютных значений IС10 сравнивает вводимое и хранящееся в памяти слова. Если слова на выходах IC5 и IС6 идентичны, напряжение на выходе А, равное напряжению на выходе В компаратора, принимает высокое значение, в результате чего через вентили НЕ-И получает приращение программный счетчик IС11- еще один 4-разрядный двоичный счетчик. Когда слова различны, программный счетчик сбрасывается, и комбинация должна быть введена вновь. После ввода правильной комбинации, содержимое программного счетчика достигает 15 и на выходе переноса формируется высокий логический потенциал. При формировании этого отпирающего потенциала включается индикатор на светодиоде.


Отпирающий потенциал управляет внешним ТТЛ ИС или после соответствующего усиления соленоидным замком. При включении питания программный счетчик может находиться в произвольном исходном состоянии. Для того чтобы предотвратить открывание замка в случае периодических пропаданий питающего напряжения, программный счетчик переходит в исходное состояние в течение первых нескольких миллисекунд после включения питания при помощи схемы сброса, состоящей из цепи заряда R1 C1 и буферного усилителя. При меньшей степени секретности схему можно упростить, сократив число компонентов и стоимость. В этом случае вместо ICs используется приоритетный шифратор, например типа 74147, но тогда исключается автоматический сброс при одновременном нажатии двух или более кнопок. Можно также исключить схему, осуществляющую сброс при включении питания, и использовать память меньшего объема, когда нет необходимости в хранении 32 различных комбинаций. Схему можно значительно упростить путем перехода к 2-разрядным словам. Тогда для случайного угадывания шифра потребуется 4,5 года при наборе комбинации из 15 знаков за 10 с. Маскировка трех входных чисел в группе кнопок от 0 до 9 повышает степень секретности еще во много раз. Система обладает возможностью расширения-длина слова (а следовательно, число входов) и длина комбинации могут выбираться с учетом требований потребителя.
Адреса
Двоичные числа Десятичные числа Выход Цифра
А8 А7 А6 A5 А4 А3 А2 A1 А0 Q4 Q3 Q2 Q1
1 1 1 1 1 0 0 0 0 496 X 0 0 1 1
1 1 1 1 1 0 0 0 1 497 X 0 0 0 7
1 1 1 1 1 0 0 1 0 498 X 1 0 0 4
1 1 1 1 1 0 0 1 1 499 X 0 1 0 2
1 1 1 1 1 0 1 0 0 500 X 1 1 0 6
1 1 1 1 1 0 1 0 1 501 X 1 0 1 5
1 1 1 1 1 0 1 1 0 502 X 1 0 1 5
1 1 1 1 1 0 1 1 1 503 X 0 1 1 3
1 1 1 1 1 1 0 0 0 504 X 0 0 0 7
1 1 1 1 1 1 0 0 1 505 X 0 0 1 1
1 1 1 1 1 1 0 1 0 506 X 0 0 0 7
1 1 1 1 1 1 0 1 1 507 X 0 1 0 2
1 1 1 1 1 1 1 0 0 508 X 1 0 0 4
1 1 1 1 1 1 1 0 1 509 X 1 0 0 4
1 1 1 1 1 1 1 1 0 510 X 0 1 1 3
1 1 1 1 1 1 1 1 1 511 X 1 1 1 Сброс
Остальная память используется для хранения дополнительных 31 шифров, х-не используется

В табл. 2 приведено содержимое ППЗУ для комбинации 174265537172443. Каждая комбинация из 15 чисел занимает 16 разрядов памяти, причем последний разряд не используется. Как уже отмечалось выше, такое размещение благоприятно для программирования выходной комбинации 111 (при нулевом значении первого адреса, 16-й бит присутствует в каждом 2n-1 адресе, где n>3, т.е. 15, 31, 63 и т. п.). В этом случае после отпирания замка сброс осуществляется автоматически при нажатии любой кнопки.

Содержание раздела